SONET/SDHクロック・ジェネレータ

Silicon LabsのSONET/SDH クロック乗算器とジッター減衰器ICファミリー製品は、最小フットプリントで業界最高の性能を誇っています。これらの製品は0.3-fs RMS(OC-192/STM-64)以下のジッターしか発生させず、別個に実装するデバイスやハイブリッド・クロック・ソリューションよりも優れた性能を発揮します。選択可能な順方向誤り訂正(FEC)、周波数スケーリング、ピン選択可能ループ・フィルタ帯域幅および MTIE 準拠のヒットレス・スイッチングなどの機能を統合しています。これらのクロックICは、当社のDSPLL® 技術に基づいた完全統合型PLLを提供し、高精度の外部ループ・フィルタ・コンポーネントと高価なVCXOの必要性を排除します。

機能

  • ジッターの発生が 0.3 ps RMS ほどの超低ジッター・クロック出力
  • クロック出力範囲:19 ~ 2,775 MHz
  • 最大の 3 つのスイッチ可能クロック入力
  • ロック喪失表示
  • 入力喪失クロック用デジタル・ホールド
  • スモール・フットプリント
  • FEC スケーリング
  • ヒットレス・スイッチング
  • 低消費電力

製品マトリックス

デバイス
部品番号 データ・シート 説明 コントロール 基準入力 入力周波数 出力周波数 出力形式 位相ジッター (RMS) VDD(V) VDDO(V) パッケージ・タイプ パッケージ・サイズ(mm) クロック・ジェネレータ
SONET/SDH ジッター減衰クロック ピン 1 19 622 19 2488 CML 0.3 3.3 3.3 PBGA63 9 x 9 なし
お問い合わせ
閉じる
ロードの結果
Powered by Translations.com GlobalLink OneLink Software