Si2164/62/60-C デジタル DVB-C2 TV デモジュレータ 

Si2164/62/60-C は、第一および第二世代の DVB ビデオ放送基準すべて(それぞれ DVB-T2/C2/S2X/S2/T/C/S、 DVB-T2/C2/T/C および DVB-C2/S2X/S2/T/C/S)のためのデジタル復調器を単一の最先端 CMOS ダイに統合したものです。Silicon Labs の実績あるデジタル・デモジュレータ・アーキテクチャを用いて、Si2164/62/60-C はフロントエンド設計の複雑さ、コスト、および電力消費を最小限に抑えながら各メディアにおいて卓越した受信性能を実現します。

Silicon Labs の Si2177Si2151/41 などの、地上・ケーブルハイブリッド TV チューナー・デバイスまたはデジタルs専用チューナー・デバイスに Si2164/62/60-C を接続することで、高性能やコスト最適化といった TV フロントエンド・ソリューションが実現できます。

シリコン・ラボラトリーズが自社開発した DVB-C2 デモジュレータは、標準 IF (36 MHz)または低 IF 入力(差動)を受け入れ可能で、DVB-C2 規格が定めるすべてのモードに対応しています。DVB-C2 モードの主な特徴は、4096-QAM、6、または 8 の帯域幅、ノッチ挿入(ブロードバンドおよびナローバンド)の管理、および複数のデータ・スライスと PLP サポートです。DVB-T2/T、 DVB-S2X/S2 および DVB-C 復調器IPブロックは、証明され広範囲に使用されているSilicon Labs Si2169/68/67/66 装置の改良版です。DVB-T2-Lite(ETSI EN 302 755-V1.3.1)との互換性もサポートされています。

サテライト復調機能により、広く導入されたDVB-S、DVB-S2 (AMC compliant)、DIRECTVTM(DSS)レガシースタンダード、および新世代 DVB-S2X(DVB-S2 Extensions)サテライト放送が可能になります。ゼロ IF インターフェイス(差動)により、実績ある衛星シリコン・チューナを製品化できるシームレスな接続が可能となります。アンテナから衛星チューナ入力への長いケーブル・フィードにおけるエコーを補うために、Si216x には衛星放送受信制御およびイコライザ用の DiSEqCTM 2.0 LNB インターフェイスが埋め込まれています。ケーブル復調機能により、広く導入されたDVB-C レガシースタンダード (ITU J.83 Annex A/C)およびアメリカのケーブルスタンダード(ITU-T J.83 Annex B)が可能になります。

Si216x は DVB-S2/S2X および DVB-C/C2 規格用のオンチップ・ブラインド・スキャン・アルゴリズムおよびブラインド・ロックを提供します。プログラム可能な Si216x トランスポート・ストリーム出力インターフェイスは汎用性のある様々な出力モードを提供し、お客様のあらゆる使用法に対応できるようすべての MPEG デコーダやコンディショナル・アクセス・モジュールとの完全な互換性を有しています。

 

機能

  • DVB-C2 (ETSI EN 302 769)
    • 16-QAM から 4096-QAM への OFDM 復調
    • 6 MHz および 8 MHz 帯域幅
    • ノッチ管理
  • DVB-T2(ETSI EN 302 755-V1.3.1)、T2-Lite(アネックス I)
    • 帯域幅:1.7、5、6、7、または 8 MHz および拡張 BW
    • 最大 255 PLP までサポート
    • FEF 管理
    • 統合 NorDig 2.4 および D-Book 7 V3 適合
  • DVB-S2 (ETSI EN 302 307-1)
    • QPSK/8PSK デモジュレータ
  • DVB-S2X (ETSI EN 302 307-2)
    • QPSK/8PSK、8/16/32APSK 復調器
    • 0.05 から 0.35 へのロールオフ・ファクター
  • DVB-C(ETSI EN 300 429)および ITU J.83 アネックス A/C
    • QAM デモジュレータおよび FEC デコーダ
    • 1〜7.2 MSymbol/s
  • DVB-T (ETSI EN 300 744)
    • COFDM デモジュレータおよび拡張 FEC デコーダ
    • 統合 NorDig 2.4 および D-Book 7 V3 適合
  • DVB-S (ETSI EN 300 421) および DSS
    • QPSK デモジュレータおよび拡張 FEC デコーダ
  • すべてのサテライト・スタンダードで 1 ~ 45 MSymbol/s(32APSK において <40 MSps)
  • T2/C2 および S2X/S2 規格の LDPC および BCH FEC デコーディング
  • I2C のシリアル・バス・インターフェイス(マスターおよびホスト)
  • アップグレード能力のためのファームウェア制御
  • 柔軟な TS 出力インターフェイス(シリアル、パラレル、およびスレーブ)
  • DiSEqC™ 2.0 インターフェースおよびサテライト用サポートユニケーブル
  • すべてのメディアにおいて短いロック時間
  • 低消費電力
  • 2つの電源:1.2 および 3.3 V
  • 7 mm x 7 mm、QFN-48 ピン・パッケージ、Pb-free/RoHS 準拠
  • すべての Si216x/8x シングル・デモジュレータ・ファミリで Pin-to-pin 互換性
  • すべてのシングル/デュアル・デモジュレータ・ファミリで API 互換性

Si2164/62/60 製品マトリックス

デバイス
部品番号 データ・シート 説明
Si2160
デジタル TV デモジュレータ
Si2162
デジタル TV デモジュレータ
Si2164
デジタル TV デモジュレータ
お問い合わせ
閉じる
ロードの結果
Powered by Translations.com GlobalLink OneLink Software