Si21672/662-D デュアル・デジタル TV デモジュレータ 

それぞれの Si21672/662-D デュアル・デモジュレータは、2つの独立した高性能シングル・デモジュレータをコンパクトな 8 mm x 8 mm QFN パッケージに統合しています。Si21672/662-D はそれぞれ DVB-S2X/S2/T/C/S および DVB-S2X/S2/S をサポートしています。Silicon Labs の実績あるデジタル・デモジュレータ・アーキテクチャを用いて、それぞれの組み込みデモジュレータはフロントエンド設計の複雑さ、コスト、および電力消費を最小限に抑えながら各メディアにおいて卓越した受信性能を実現します。Si21672/662-D をデュアル地上波/ケーブル TV チューナおよびデュアル衛星チューナに接続することで、高性能かつコスト最適化されたデュアル・チャンネル TV または STB フロントエンド・ソリューションを実現することができます。

 

機能

  • DVB-S2 (ETSI EN 302 307-1)
    • QPSK/8PSK デモジュレータ
  • DVB-S2X (ETSI EN 302 307-2)
    • QPSK/8PSK、8/16/32APSK 復調器
    • 0.05 から 0.35 へのロールオフ・ファクター
  • DVB-C(ETSI EN 300 429)および ITU-T J.83 アネックス A/B/C
    • QAM デモジュレータおよび FEC デコーダ
    • 1~7.2 M Symbol (秒)
  • DVB-T (ETSI EN 300 744)
    • COFDM デモジュレータおよび拡張 FEC デコーダ
    • 統合 NorDig 2.4 および D-Book 7 V3 適合
  • DVB-S (ETSI EN 300 421) および DSS
  • すべてのサテライト・スタンダードで 1 ~ 45 MSymbol/s(32APSK において <40 MSps)
  • S2X/S2 規格の LDPC および BCH 復号
  • デュアル DiSEqC™ 2.x インターフェイス、Unicable サポート
  • 同一チャンネル干渉に対する耐性強化
  • I2C のシリアル・バス・インターフェイス(マスターおよびホスト)
  • T/C チューナ用のデュアルの独立した差動 IF 入力および衛星チューナ用の差動 ZIF I/Q 入力
  • GPIO および多目的ポート(デモジュレータごとに2つ)
  • アップグレード能力のためのファームウェア制御
  • シリアルまたはパラレル出力とクロスバー機能付きの個別の柔軟な TS インターフェイス
  • すべてのメディアにおいて短いロック時間
  • 2電源のみ:1.2 および 3.3 V
  • 8 mm x 8 mm、QFN68 パッケージ、Pb-free/RoHS 準拠
  • Si216x2/8x2 デュアル・デモジュレータ・ファミリとのピン対ピン互換性
  • すべてのシングル/デュアル・デモジュレータ・ファミリで API 互換性

Si21672/662 製品マトリックス

デバイス
部品番号 説明
Si21662-B
デュアル DVB-S2/S デジタル衛星デモジュレータ
Si21662-D
デュアル DVB-S2X/S2/S デジタル衛星デモジュレータ
Si21672-B
デュアル DVB-T/C/S2/S デジタル・デモジュレータ
Si21672-D
デュアル DVB-T/C/S2X/S2/S デジタル・デモジュレータ
お問い合わせ
閉じる
ロードの結果
Powered by Translations.com GlobalLink OneLink Software