SONET/SDHクロック・ジェネレータ

SONET/SDH clock multiplier and jitter attenuator devices provide the industry’s best performance in the smallest footprint. これらの製品は0.3 ps RMS(OC-192/STM-64)以下のジッターしか発生させず、別個に実装するデバイスやハイブリッド・クロック・ソリューションよりも優れた性能を発揮します。選択可能な順方向誤り訂正(FEC)、周波数スケーリング、ピン選択可能ループ・フィルター帯域幅および MTIE 準拠のヒットレス・スイッチングなどの機能を統合しています。Based on our DSPLL® technology, SONET/SDH ICs provide a fully integrated PLL, eliminating the need for sensitive external loop filter components and costly VCXOs.

RMS phase jitter
0.3 ps
パッケージ・タイプ
PBGA63

SONET Clock Generator 共通仕様

  • ジッターの発生が 0.3 ps RMS ほどの超低ジッター・クロック出力
  • クロック出力範囲:19 ~ 2,775 MHz
  • 最大の 3 つのスイッチ可能クロック入力
  • ロック喪失表示
  • 入力喪失クロック用デジタル・ホールド
  • スモール・フットプリント
  • FEC スケーリング
  • ヒットレス・スイッチング
  • 低消費電力
ステータス
Find the Right SONET Clock 列を選択
列を選択
部品番号 入力周波数 出力周波数 出力形式 位相ジッター(RMS) パッケージ・タイプ パッケージ・サイズ(mm) 説明 コントロール 基準入力 VDD (V) VDDO (V) クロック・ジェネレータ
19 622 19 2488 CML 0.3 PBGA63 9 x 9 SONET/SDH ジッター減衰クロック ピン 1 3.3 3.3

A -> Z で並べ替え
Z -> A で並べ替え

値別にフィルタ…

お問い合わせ
閉じる
ロードの結果
Powered by Translations.com GlobalLink OneLink Software